发布日期:2022-10-18 点击率:43
什么是电磁兼容
电磁兼容性(EMC)是指设备或系统在其电磁环境中符合要求运行并不对其环境中的任何设备产生无法忍受的电磁干扰的能力。因此,EMC包括两个方面的要求:一方面是指设备在正常运行过程中对所在环境产生的电磁干扰不能超过一定的限值;另一方面是指器具对所在环境中存在的电磁干扰具有一定程度的抗扰度,即电磁敏感性。
电磁兼容的主要研究对象
提高电磁兼容性的措施
电磁兼容性设计的基本原理
1.接地
接地是电子设备的一个很重要问题。接地目的有三个:
因此,接地是抑制噪声防止干扰的主要方法。接地可以理解为一个等电位点或等电位面,是电路或系统的基准电位,但不一定为大地电位。为了防止雷击可能造成的损坏和工作人员的人身安全,电子设备的机壳和机房的金属构件等,必须与大地相连接,而且接地电阻一般要很小,不能超过规定值。
电路的接地方式基本上有三类,即单点接地、多点接地和混合接地。单点接地是指在一个线路中,只有一个物理点被定义为接地参考点。其它各个需要接地的点都直接接到这一点上。多点接地是指某一个系统中各个接地点都直接接到距它最近的接地平面上,以使接地引线的长度最短。接地平面,可以是设备的底板,也可以是贯通整个系统的地导线,在比较大的系统中,还可以是设备的结构框架等等。
混合接地是将那些只需高频接地点,利用旁路电容和接地平面连接起来。但应尽量防止出现旁路电容和引线电感构成的谐振现象。
2.屏面
屏蔽就是对两个空间区域之间进行金属的隔离,以控制电场、磁场和电磁波由一个区域对另一个区域的感应和辐射。具体讲,就是用屏蔽体将元部件、电路、组合件、电缆或整个系统的干扰源包围起来,防止干扰电磁场向外扩散;用屏蔽体将接收电路、设备或系统包围起来,防止它们受到外界电磁场的影响。
因为屏蔽体对来自导线、电缆、元部件、电路或系统等外部的干扰电磁波和内部电磁波均起着吸收能量(涡流损耗)、反射能量(电磁波在屏蔽体上的界面反射)和抵消能量(电磁感应在屏蔽层上产生反向电磁场,可抵消部分干扰电磁波)的作用,所以屏蔽体具有减弱干扰的功能。
屏蔽体材料选择的原则是:
3.其它抑制干扰方法
滤波是抑制和防止干扰的一项重要措施。
滤波器可以显着地减小传导干扰的电平,因为干扰频谱成份不等于有用信号的频率,滤波器对于这些与有用信号频率不同的成份有良好的抑制能力,从而起到其它干扰抑制难以起到的作用。所以,采用滤波网络无论是抑制干扰源和消除干扰耦合,或是增强接收设备的抗干扰能力,都是有力措施。用阻容和感容去耦网络能把电路与电源隔离开,消除电路之间的耦合,并避免干扰信号进入电路。对高频电路可采用两个电容器和一个电感器(高频扼流圈)组成的CLCMπ型滤波器。滤波器的种类很多,选择适当的滤波器能消除不希望的耦合。
实用的无源元件并不是“理想”的,其特性与理想的特性是有差异的。实用的元件本身可能就是一个干扰源,因此正确选用无源元件非常重要。有时也可以利用元件具有的特性进行抑制和防止干扰。
有时候采用屏蔽后仍不能满足抑制和防止干扰的要求,可以结合屏蔽,采取平衡措施等电路技术。平衡电路是指双线电路中的两根导线与连接到这两根导线的所有电路,对地或对其它导线都具有相同的阻抗。其目的在于使两根导线所检拾到的干扰信号相等。这时的干扰噪声是一个共态信号,可在负载上自行消失。另外,还可采用其它一些电路技术,例如接点网络,整形电路,积分电路和选通电路等等。总之,采用电路技术也是抑制和防止干扰的重要措施。
电磁兼容性设计
1、电磁兼容的分层设计原则
这主要是按照电磁兼容设计的先后顺序来考虑的,从先到后可分为以下几层:
2、保证电磁兼容的方法
主要根据构成干扰的三要素从下几方面来保证电磁兼容。
2.1在不同等级上保证电磁兼容
1)从元器件级上来说,当是无源元件时,考虑
2)从设备级上来说,主要是保证减少对敏感设备的耦合,可考虑
3)从系统级上来说,主要是靠组织或系统工程的方法来保证,因为有可能在单个设备上的电磁兼容得到了改善,但同时却影响了其它设备的工作条件,使得其它设备的性能指标变坏,此时需要从系统上折中考虑,另外,重要的一点是电磁兼容设计必须得到系统总体设计的高度重视。
2.2减小导线之间的耦合
主要是从增大导线之间的距离,使用屏蔽,使用双绞线或使用屏蔽加双绞这几个方面来考虑。
2.3接地
主要应考虑
2.4屏蔽
当是低频磁场时,主要考虑磁屏蔽,当屏蔽层越厚,材料导电率越高,屏蔽效能越好;当是高频磁场、电场或电磁场时,主要考虑用薄金属屏蔽并良好接地。另一个值得注意的是在线缆制作时,要求电缆屏蔽层和连接器插头的金属外壳要有?360度的完整搭接,不能出现“猪尾巴”现象,否则效果大大打折扣。
2.5滤波
主要考虑
2.6电子设备的空间位置
由于各种电子设备的接收特性以及干扰源设备的辐射特性都具有一定的方向性和一定的作用距离,可以利用这些特性适当安排电子设备在设备空间中的位置以避免干扰和被干扰,即注意确定电子设备之间的空间距离和位置的格局。
3、PCB设计技术
除了元器件的选择和电路设计外,良好的印制板(PCB)布线在电磁兼容设计中也是一个非常重要的因素。既然PCB是系统的固有成分,在PCB布线中增强电磁兼容性不会给产品的最终完成带来附加费用,从这一点来说也是非常经济的。
3.1注意电磁兼容设计的带宽
在EMC中,除了基本频率外,还需考虑谐波因素,通常取十倍频,但在数字电路中却有些不同,比如在时钟电路和逻辑门电路中,辐射带宽与数字信号的上升沿或下降沿有关系,而不是数字信号的重复周期,其关系为:rtF?/1max,其中rt是脉冲的上升沿时间。例如,典型时钟驱动的边沿速率是2ns,此时,maxF≈160MHz,再考虑十倍频,则此时钟电路可能产生直到1.6GHz的辐射带宽。所以在选择器件时要选择慢速的逻辑器件系列,因为器件对电磁辐射贡献的大小与工作频率无直接关系而只取决于边沿速率(这和从电路功能设计上选择快速器件是矛盾的,在电路设计时需要折中考虑)。还有从器件的抗扰能力上来说,CMOS器件是最好的,因为它的噪声容限高。从封装上来说,BGA是最好的,因为它的引线很短。脉冲信号的频谱如图3所示。
3.2注意用于PCB电磁兼容设计的电路与电路原理图不同
主要是由于PCB的电路原理图没有考虑电路中元件及PCB线条的分布参数,如分布电感,分布电容,分布互感,分布互电容以及传输延迟等项。例如导线在高频时等效于电感和电阻的串联。开关速度越高,对负载阻抗的要求就越高,要求时钟驱动器的输出阻抗必须等于时钟线条的波阻抗,通常时钟驱动器都要加串联电阻,经验值一般为10~30Ω。
3.3注意PCB布线原则
根据工程实际经验,采用20-H规则后会大大提高PCB的自激频率。
3.4注意确定PCB布线层数
首先在设计中要有一个重要的概念,就是每个布线层最好与实平面(电源或接地)相邻。原则:
以下是常见的PCB层设计,供参考(S表示信号层,G表示地层,P表示电源层)。
3.5注意PCB接地设计
3.6注意PCB中电容的设计
EMC中的电容可分为退耦电容,旁路电容,和容纳电容。退耦电容主要是用来滤除高频器件在电源板上引起的辐射电流,为器件提供一个局域化的直流,还能减低印制电路中的电流冲击的峰值,通常陶瓷电容被用来作为退耦电容,其值取决于最快信号的上升时间和下降时间例如,对于33MHz的时钟信号,可以使用4.7uF到100uF的电容,对于100MHz的时钟信号,可以使用10uF的电容;另外,工程上也要考虑ESR对退耦能力的影响,一般选择ESR值低于1欧姆的电容。旁路电容能消除高频辐射噪声,通常铝电解电容和钽电容比较适合做旁路电容,其电容值取决于PCB板上的瞬态电流要求,一般在10-470uF范围内,若PCB板上有许多集成电路,高速开关电路和具有长引线的电源,则应选择大容量的电容。容纳电容是用来解决开关器件工作时电源电压会发生突降的问题。
总之,选择电容时,不但应该选择温度系数好的,还要选择等效串联电感小的(小于10nH)和等效串联电阻小的(小于0.5Ω)电容。从材质上说,低于50MHz时一般选择Z5U材质,它性能稳定,介电常数大,电容容量大,大于50MHz时一般选择NPO材质,它介电常数小。通常工程上的实际做法是一大一小(指电容值)两个电容并联使用。
3.7注意PCB过孔的设计
在布线时尽量少穿过孔,因为过孔阻抗和线阻抗不一样,存在阻抗突变,从而产生驻波使信号变坏,容易形成辐射,尤其是在时钟需要穿层时,要做技术处理,时钟线跨层时的处理如图6所示。
来源:滤波器
下一篇: PLC、DCS、FCS三大控
上一篇: 干货 | 射频电路4大基